EP2S30F672I5N Ενισχυμένη διαμόρφωση (EPC) συσκευές ολοκληρωμένα κυκλώματα IC

Κατηγορία:
Ολοκληρωμένα κυκλώματα
Τιμή:
Email us for details
Μέθοδος πληρωμής:
PayPal, TT, Western Union
Προδιαγραφές
Κωδικός ημερομηνίας:
Τελευταίος κωδικός
Ναυτιλία:
DHL/UPS/FEDEX
Υπόθεση:
Νέο*Πρωτότυπο
Εγγύηση:
365 ημέρες
Χωρίς μόλυβδο:
Συμμόρφωση Rohs
Χρόνοι προόδου:
Αμέσως αποστολή
Πακέτο:
FBGA672
Στυλ εγκατάστασης:
Επενδύσεις
Εισαγωγή
EP2S30F672I5N Ενισχυμένη διαμόρφωση (EPC) συσκευές ολοκληρωμένα κυκλώματα IC
Άλλα | |
Κατηγορία προϊόντος: | Βελτιωμένες συσκευές διαμόρφωσης |
RoHS: | Λεπτομέρειες |
Επενδύσεις | |
FBGA672 | |
Ετικέτα: | Τεξας Instruments |
Προϊόν: | Βελτιωμένες συσκευές διαμόρφωσης |
Τύπος προϊόντος: | Βελτιωμένες συσκευές διαμόρφωσης |
Υποκατηγορία: | PMIC - Κύκλοι διασύνδεσης διαχείρισης ενέργειας |
Τύπος: | Βελτιωμένες συσκευές διαμόρφωσης |
Μονάδα βάρους: | 0.001270 ουγγιές |
ΧαρακτηριστικάΟι συσκευές EPC προσφέρουν τα ακόλουθα χαρακτηριστικά:
■ Λύση διαμόρφωσης με ένα μόνο τσιπ για τις συσκευές Altera ACEX 1K, APEX 20K (συμπεριλαμβανομένων των APEX 20K, APEX 20KC,
και APEX 20KE), APEX II, Arria ̇ GX, Cyclone ̇,Cyclone II, FLEX ̇ 10K (συμπεριλαμβανομένων των FLEX 10KE και FLEX 10KA),
Ηλεκτρονικές συσκευές Mercury, Stratix II και Stratix II GX
■ Περιέχει μνήμες flash 4, 8 και 16 MB για την αποθήκευση δεδομένων διαμόρφωσης
■ Η δυνατότητα αποσυμπίεσης στο τσιπ σχεδόν διπλασιάζει την αποτελεσματική πυκνότητα διαμόρφωσης
Συγκεντρώνονται σε ένα μόνο πακέτο τσιπ.
■ Εξωτερική διεπαφή flash υποστηρίζει παράλληλο προγραμματισμό flash και πρόσβαση εξωτερικού επεξεργαστή σε μη χρησιμοποιημένες συσκευές
τμήματα μνήμης
■ δυνατότητα προστασίας μπλοκ ή τομέα μνήμης flash με τη χρήση της εξωτερικής διεπαφής flash
■ Υποστηρίζεται στις συσκευές EPC4 και EPC16
■ Υποστήριξη λειτουργίας σελίδας για απομακρυσμένη και τοπική επαναδιάταξη με έως και οκτώ διαμορφώσεις για ολόκληρο το σύστημα
■ Συμβατότητα με τη λειτουργία εξ αποστάσεως ρύθμισης συστήματος της σειράς Stratix ■ Υποστηρίζει τη λειτουργία ρύθμισης σε πλάτος byte
ταχύ παθητικό παράλληλο (FPP) με έξοδο δεδομένων 8 bit ανά κύκλο DCLK
■ Υποστηρίζει πραγματική n-bit ταυτόχρονη διαμόρφωση (n = 1, 2, 4 και 8) των Altera FPGA
Χρόνος επαναφοράς ενεργοποίησης (POR) 2 ms ή 100 ms επιλέξιμη με πένα
■ Το ρολόι διαμόρφωσης υποστηρίζει προγραμματιζόμενη πηγή εισόδου και σύνθεση συχνοτήτων
■ Υποστήριξη πολλαπλών πηγών ρολογιού διαμόρφωσης (εσωτερικός ταλαντωτής και εξωτερική καρφίτσα εισόδου ρολογιού)
■ Εξωτερική πηγή ρολογιού με συχνότητες έως 100 MHz ■ Εσωτερικός ταλαντωτής προεπιλεγμένος σε 10 MHz και μπορείτε
προγραμματίζει τον εσωτερικό ταλαντωτή για υψηλότερες συχνότητες 33, 50 και 66 MHz
■ Υποστήριξη σύνθεσης ρολογιού με χρήση προγραμματιζόμενου μετρητή διαίρεσης από τον χρήστη
■ Διατίθεται σε πλαστική τετραπλέ συσκευασία 100 πινών (PQFP) και σε συσκευασία 88 πινών (UFBGA)
■ Η κατακόρυφη μετανάστευση μεταξύ όλων των συσκευών που υποστηρίζονται από το πακέτο PQFP 100 πινών
■ τάση τροφοδοσίας 3,3 V (πυρήνας και I/O)
■ Εφαρμογές που συμμορφώνονται με τις προδιαγραφές προγραμματισμού στο σύστημα (ISP) IEEE Std. 1532
χρησιμοποιώντας τη γλώσσα δοκιμών και προγραμματισμού Jam Standard (STAPL)
■ Υποστηρίζει τη σάρωση ορίων JTAG
■ Η καρφίτσα nINIT_CONF επιτρέπει την ιδιωτική εντολή JTAG να ξεκινήσει τη διαμόρφωση FPGA
■ Εσωτερική αντίσταση άντλησης στην καρφίτσα nINIT_CONF πάντα ενεργοποιημένη
■ Προγραμματιζόμενες από τον χρήστη αδύναμες εσωτερικές αντίστοιχες αντλίας σε πινάκια nCS και OE
■ Εσωτερικές αδύναμες αντίστοιχες ανάληψης σε εξωτερικές διευθύνσεις και γραμμές ελέγχου διεπαφής φλας, στάση λεωφορείου σε γραμμές δεδομένων
■ Κατάσταση αναμονής με μειωμένη κατανάλωση ενέργειας

Στείλετε το RFQ
Αποθέματα:
Τροποποιημένο:
1pcs