Σπίτι > προϊόντα > Ολοκληρωμένα κυκλώματα > GS88036CGT-200I SRAM 2.5 ή 3.3V 256K x 36 9M ολοκληρωμένα κυκλώματα

GS88036CGT-200I SRAM 2.5 ή 3.3V 256K x 36 9M ολοκληρωμένα κυκλώματα

Κατηγορία:
Ολοκληρωμένα κυκλώματα
Τιμή:
Email us for details
Μέθοδος πληρωμής:
PayPal, TT, Western Union
Προδιαγραφές
Κωδικός ημερομηνίας:
Τελευταίος κωδικός
Ναυτιλία:
DHL/UPS/FEDEX
Υπόθεση:
Νέο*Πρωτότυπο
Εγγύηση:
365 ημέρες
Χωρίς μόλυβδο:
Συμμόρφωση Rohs
Χρόνοι προόδου:
Αμέσως αποστολή
Πακέτο:
Tqfp-100
Στυλ εγκατάστασης:
Επενδύσεις
Εισαγωγή

GS88036CGT-200I SRAM 2.5 ή 3.3V 256K x 36 9M ολοκληρωμένα κυκλώματα

GS88036CGT-200I SRAM 2.5 ή 3.3V 256K x 36 9M ολοκληρωμένα κυκλώματα

Τεχνολογία GSI
Κατηγορία προϊόντος: SRAM
RoHS: Λεπτομέρειες
9 Mbit
256 k x 36
6.5 ns
200 MHz
Παράλληλα
3.6 V
2.3 V
160 mA, 190 mA
- 40 C.
+ 85 C
Επενδύσεις
TQFP-100
Τραπέζι
Ετικέτα: Τεχνολογία GSI
Τύπος μνήμης: Ειδικά ΔΔΑ
Ευαίσθητος στην υγρασία: - Ναι, ναι.
Τύπος προϊόντος: SRAM
Σειρά: GS88036CGT
72
Υποκατηγορία: Μνήμη και αποθήκευση δεδομένων
Εμπορικό όνομα: Συγχρονισμός:
Τύπος: Διοχέτευση/διαρροή

 

Περιγραφή

Το GS88036CT είναι ένα 9,437,184-bit (8,388,608-bit για έκδοση x32) υψηλής απόδοσης συγχρονισμένη SRAM
Παρόλο που είναι ενός τύπου που αναπτύχθηκε αρχικά για εφαρμογές Cache επιπέδου 2
υποστηρίζοντας CPU υψηλής απόδοσης, η συσκευή βρίσκει τώρα εφαρμογή σε εφαρμογές συγχρονισμένης SRAM,
από το βασικό κατάστημα DSP έως την υποστήριξη συστάσεων τσιπ δικτύωσης.
 
Χαρακτηριστικά
  • Σφραγίδα FT για λειτουργία διαρροής ή αγωγού που ρυθμίζεται από τον χρήστη
  • Δραστηριότητα αποσύνδεσης ενός κύκλου (SCD)
  • 2.5 V ή 3,3 V +10%/~10% τροφοδοσία πυρήνα
  • 2.5 V ή 3.3 V παροχή I/O
  • Σφραγίδα LBO για τη λειτουργία γραμμικής ή διαχωρισμένης έκρηξης
  • Οι εσωτερικές αντίστοιχες εισόδου σε πινάκια λειτουργίας επιτρέπουν πινάκια λειτουργίας πλεύσης
  • Προεπιλεγμένη λειτουργία Διασταυρούμενου αγωγού
  • Λειτουργία Byte Write (BW) και/ή Global Write (GW)
  • Εσωτερικός κύκλος εγγραφής αυτοχρονισμού
  • Αυτόματη απενεργοποίηση για φορητές εφαρμογές
  • Πακέτο TQFP με 100 μολύβδια σύμφωνα με το πρότυπο JEDEC
  • Διαθέσιμη δέσμη TQFP 100 μολύβδου συμβατή με την RoHS
  • Σφραγίδα FT για τη διαρροή ή τον αγωγό που ρυθμίζεται από τον χρήστηλειτουργία
  • Δραστηριότητα αποσύνδεσης ενός κύκλου (SCD)
  • 2.5 V ή 3.3 V +10%/- 10% τροφοδοσία πυρήνα
  • 2.5 V ή 3.3 V παροχή I/O
  • Σφραγίδα LBO για τη λειτουργία γραμμικής ή διαχωρισμένης έκρηξης
  • Οι εσωτερικές αντίστοιχες εισόδου σε πινάκια λειτουργίας επιτρέπουν πινάκια λειτουργίας πλεύσης
  • Προεπιλεγμένη λειτουργία Διασταυρούμενου αγωγού
  • Λειτουργία Byte Write (BW) και/ή Global Write (GW)
  • Εσωτερικός κύκλος εγγραφής αυτοχρονισμού
  • Αυτόματη απενεργοποίηση για φορητές εφαρμογές
  • Πακέτο TQFP 100 lcad σύμφωνα με το πρότυπο JEDEC
  • Διαθέσιμη δέσμη TQFP 100 μολύβδου συμβατή με την RoHS

Ελέγχου
Διεύθυνση, δεδομένα I/O, ενεργοποιείται το τσιπ (E1, E2, E3), έκρηξη διεύθυνσης
εισροές ελέγχου (ADSP, ADSC, ADV) και εισροές ελέγχου εγγραφής
(Bx, BW, GW) είναι συγχρονικές και ελέγχονται από
εισροή ρολογιού με ενεργοποίηση θετικών όχλων (CK).
και ο έλεγχος της απενεργοποίησης (ZZ) είναι ασυγχρόνιες εισόδους.
Οι κύκλοι μπορούν να ξεκινήσουν είτε με εισροές ADSP είτε ADSC.
Τρόπος εκρήξεως, δημιουργούνται επόμενες διευθύνσεις εκρήξεως
Η διεύθυνση εκρήξεως
ο μετρητής μπορεί να ρυθμιστεί ώστε να μετρά είτε γραμμικά είτε

Η σειρά διακοπής με την είσοδο της γραμμικής τάξης εκρήξεως (LBO).
Η λειτουργία Burst δεν χρειάζεται να χρησιμοποιηθεί. Νέες διευθύνσεις μπορούν να φορτωθούν
σε κάθε κύκλο χωρίς υποβάθμιση της απόδοσης του τσιπ.
Διάβαση της ροής/του αγωγού
Η λειτουργία του μητρώου εξόδου δεδομένων μπορεί να ελεγχθεί από
ο χρήστης μέσω της καρφίτσας της λειτουργίας FT (Κάρφιτσας 14).
Το pin low τοποθετεί τη μνήμη RAM στη λειτουργία Flow Through, προκαλώντας
τα δεδομένα εξόδου για την παράκαμψη του μητρώου εξόδου δεδομένων.
τοποθετεί τη μνήμη RAM σε λειτουργία Pipcline, ενεργοποιώντας την αυξανόμενη
το μητρώο εξόδου δεδομένων που ενεργοποιείται από την άκρη.
Διάβασμα μέσω σωληνώσεων SCD
Το GS88018/32/36CT είναι SCD (Single Cycle Desclect)
διπλωμένη συγχρονική SRAM. DCD (Αποκατάργηση διπλού κύκλου)
SCD SRAMs αγωγός αφαίρεση επιλογής
Διοικεί ένα στάδιο λιγότερο από τις εντολές ανάγνωσης.
αρχίζουν να απενεργοποιούν τις εξόδους τους αμέσως μετά την αποσύνδεση
Η εντολή έχει καταγραφεί στα μητρώα εισόδου.
Γραφή με byte και γραφή σε παγκόσμιο επίπεδο
Η λειτουργία εγγραφής byte εκτελείται χρησιμοποιώντας το Byte Write enable
(BW) εισροή συνδυασμένη με μία ή περισσότερες μεμονωμένες byte write
Επιπλέον, η Global Write (GW) είναι διαθέσιμη για
γράφοντας όλα τα bytes σε ένα χρόνο, ανεξάρτητα από το Byte Write
εισροές ελέγχου.
Κατάσταση ύπνου
Μικρή ισχύς (τρόπος ύπνου) επιτυγχάνεται μέσω της διαπίστωσης
(Υψηλή) του σήματος ZZ ή με τη διακοπή του ρολογιού (CK).
Τα δεδομένα μνήμης διατηρούνται κατά τη διάρκεια της λειτουργίας "κοιμή".
Τεχνολογίες
Το GS8801 8/32/36CT λειτουργεί με ισχύ 2,5 V ή 3,3 V
Όλες οι εισροές είναι συμβατές 3,3 V και 2,5 V.
Οι καρφίτσες ισχύος εξόδου (Vppo) χρησιμοποιούνται για την αποσύνδεση θορύβου εξόδου.
από τα εσωτερικά κυκλώματα και είναι συμβατά με τα 3,3 V και 25 V.

 

 

 

 

 

GS88036CGT-200I SRAM 2.5 ή 3.3V 256K x 36 9M ολοκληρωμένα κυκλώματα

GS88036CGT-200I SRAM 2.5 ή 3.3V 256K x 36 9M ολοκληρωμένα κυκλώματα

 

GS88036CGT-200I SRAM 2.5 ή 3.3V 256K x 36 9M ολοκληρωμένα κυκλώματα

 

Στείλετε το RFQ
Αποθέματα:
Τροποποιημένο:
1pcs